|
|
|
|
LEADER |
00000cam a2200000 a 4500 |
001 |
TE-222 |
005 |
20230308192026.0 |
008 |
000000|1998 ||||||||r|||||||||||spa|| |
040 |
|
|
|b spa
|
041 |
1 |
|
|a spa
|
245 |
|
|
|a Diseño y construcción de un analizador lógico de 8 canales
|c Manuel Jhovani Carangui Saico y Freddy Geovanny Pérez Reinoso. Director Jan Doutreloigne
|h dact
|
264 |
|
|
|a Cuenca
|c 1998
|
300 |
|
|
|a 52 páginas:
|b ilu
|c 29 cm
|
502 |
|
|
|a Ingeniero Eléctrico
|b Universidad de Cuenca
|c ing
|d Doutreloigne, Jan, dir.
|e INGENIERIA ELECTRICA
|
504 |
|
|
|a incl. ref.
|
520 |
3 |
|
|a El objetivo de esta tesis consiste en diseñar y construir un interfaz para transformar un osciloscopio común de 2 canales en un analizador que permita desplegar simultáneamente 8 señales digitales, para ello se toman muestras de las 8 líneas digitales simultáneamente las cuales son almacenadas en una memoria de acceso aleatorio RAM, de la velocidad con que se tome estas muestras depende la base de tiempo del sistema, la cual se puede controlar exteriormente. Luego de almacenadas las muestras se las lee a una velocidad fija (velocidad de barrido), una vez los datos en el bus interior, se le suma una cantidad adecuada de voltaje para que pueda manejar las placas deflectoras verticales y coloque los bits a una altura adecuada en la pantalla. La base de tiempo (deflexión horizontal), se genera exteriormente de manera que se usa el disparo en modo XY en el osciloscopio
|
650 |
|
|
|a Analizador logico
|9 133161
|
650 |
|
|
|a Electronica digital
|9 35143
|
650 |
|
|
|a Tesis en ingenieria electrica
|9 131323
|
700 |
1 |
|
|a Carangui Saico, Manuel Jhovani
|9 133162
|
700 |
1 |
|
|a Pérez Reinoso, Freddy Geovanny
|9 133163
|
852 |
|
|
|a UC-CDJBV
|c CUARTO PISO (SECCION TESIS)
|f Donación
|k mariana.quezada
|l 1
|m Limitada
|p 00000000
|t TE-222
|b 1
|d CDRC
|e CDRC
|g CUARTO PISO (SECCION TESIS)
|z 0000-00-00
|
942 |
|
|
|c TS
|
999 |
|
|
|c 78132
|d 78132
|