|
|
|
|
LEADER |
00000cam a2200000 a 4500 |
001 |
TE-232 |
005 |
20230308192039.0 |
008 |
999051|1999 ||||||||r|||||||||||spa|| |
040 |
|
|
|b spa
|
041 |
1 |
|
|a spa
|
245 |
|
|
|a Señales digitales sintetizadas a través de un computador personal
|c Pablo Morales C. y Oswaldo Solano B. Director Fabián Jaramillo P.
|h dact
|
264 |
|
|
|a Cuenca
|c 1999
|
300 |
|
|
|a 62 páginas:
|b ilu
|c 31 cm
|
502 |
|
|
|a Ingeniero Eléctrico
|b Universidad de Cuenca
|c ing
|d Jaramillo Palacios, Fabián, dir.
|e INGENIERIA ELECTRICA
|
504 |
|
|
|a incl. ref.
|
520 |
3 |
|
|a Con el fin de obtener señales digitales con una precisión adecuada, se diseña y se construye una tarjeta que es enlazada a una PC a través de su ranura de expansión del tipo ISA. Esta tarjeta permite obtener: ocho señales digitales independientes que pueden ser definidas bit u ocho señales iguales definidas por ciclo de trabajo. Siendo la frecuencia máxima obtenida, para señales digitales definidas bit a bit de el orden de 13 KHZ y para las señales definidas por ciclo de trabajo, la frecuencia máxima obtenida es de 552 Hz
|
650 |
1 |
|
|a Microcontroladores
|9 99505
|
650 |
1 |
|
|a Bus isa
|9 133355
|
650 |
1 |
|
|a Buses de computador
|9 133356
|
650 |
1 |
|
|a Generacion de señales
|9 133357
|
650 |
|
|
|a Tesis en ingenieria electrica
|9 131323
|
700 |
1 |
|
|a Morales C., Pablo
|e coautor
|9 133358
|
700 |
1 |
|
|a Solano B., Oswaldo
|e coautor
|9 133359
|
852 |
|
|
|a UC-CDJBV
|c CUARTO PISO (SECCION TESIS)
|f Donación
|k zulay.encalada
|l 1
|m Limitada
|p 19990515
|t TE-232
|b 1
|d CDRC
|e CDRC
|g CUARTO PISO (SECCION TESIS)
|z 1999-90-51
|
942 |
|
|
|c TS
|
999 |
|
|
|c 78198
|d 78198
|